本文由www.jssjbk.com整理提供,部分內容來源于網絡,如有侵犯到你的權利請與我們聯系更正。
本文由www.jssjbk.com整理提供,部分內容來源于網絡,如有侵犯到你的權利請與我們聯系更正。
引腳 |
KS88C4504引腳功能 |
1-2 |
1腳是PM(Program Memory) 縮寫,2腳是DM(Date Memory)縮寫,我們程序現共128K,64K為程序空間,64K為數據空間。定義是這樣:當指令是從內部的ROM提取或到訪問數據存儲器空間時,PM輸出高電平,當外部的程序空間被訪問時,PM輸出低電平。當指令被提取或外部的程序空間被訪問,DM輸出高電平,當訪問外部的數據存儲器空間則DM輸出低電平。 |
3 |
RD讀信號,RD決定對外部存儲器操作時數據傳輸的方向,它接在外部存儲塊27C020的OE輸出允許端。 |
4 |
Write當外部的程序空間和數據空間進行寫操作時,此信號為低電平。 |
5 |
VLD(Voltage Level Detector)電平自動檢測,防止電壓有變化,有誤操作。我們以CPU的5V供電為例,當5腳電壓低于3.5V時,系統就自動復位,其對電壓的靈敏度 |
6 |
懸空。 |
7 |
Mait等待信號,當CPU在6腳收到一個低電平時,系統的RD、WR就會延長一個周期,對此腳的電平檢測,是每一個時鐘周期就檢測一次。 |
8 |
PWR CNTL電源控制,低電平時開電源,高電平待機。 |
9-10-11 |
這三個都是系統使用CPU內置的片選腳。CPU |
12 |
電源 |
13 |
地 |
14-15 |
外接10MHz晶振,CPU的振蕩范圍為4MHz到25MHz |
16 |
EA 當用外部的Flash時,此腳接5V;當用內部的存儲空間時,此腳接0V |
17 |
TOGGLE。 |
18 |
VGA OVL 控制VGA |
19 |
CPU的復位腳,原來的復位電路是“上升沿”復位,即電源Vcc通過電阻對電容充電產生復位信號。現在的電路加了一個專門的復位三極管1813,它的作用是在電源上電150ms以后,輸出一復位信號,1813可以防止當上電電壓還不穩時,CPU復位不正常。 |
20 |
HV SEL作用:H V選擇, |
21 |
空 |
22 |
VBRI是一個PWM脈沖,用于 |
23 |
空 |
24-25-39-40 |
都是地址擴展用的, |
26 |
POS VS VGA的 場輸入。 |
27 |
Write Protect是24C16的寫保護,當對24C16讀寫操作時,此腳置低(地)。正常時此腳為高電平。防止誤操作時破壞24C16的數據。 |
28 |
POS HS VGA的 行輸入。 |
29 |
SYNC SEPARATOR 同步信號輸入,由LM1881輸出,用于CPU來判斷有無同步信號。 |
30 |
P RST 是DPTV的復位腳,在傳各參數給DPTV之前 |
31 |
P135 RST 是CPU對PP135的復位信號,是上升沿復位,正常工作時為高電平。 |
32 |
BL ON OFF 控制背光條開關,5V背光條亮,0V背光條關,待機時背光條是關的, |
33 |
LCD POWER CONTOL 控制給液晶屏5V供電。 |
34-36 |
空 |
35 |
REMOTE遙控信號輸入,是一個中斷口,一有脈沖就產生中斷,我們用的是Philiph Rc5編碼。 |
36-37 |
36腳是DPTV INT,37腳是P135 INT。也 |
41-45 |
是CPU和P135的5線串行通訊。 |
46-47 |
空 |
48-49 |
是CPU的A/D口,在這里用來對鍵控作出相應的操作。 |
51 |
VGA的場極性輸入。 |
52 |
地 |
53 |
電源 |
54 |
VGA的行極性輸入 |
55-56 |
SCL SDA |
57-64 | 是數據線D0~D7。 |
65-80 |
是地址線,A0~A15, 為2的16次方等于64K, |
本文地址:http://www.jssjbk.com/dz/21/2011220190328.shtml
本文標簽:
猜你感興趣:
無
無
無
無
無
無
無
無
無
無
無
無
無
無
無
無
無
無
無
無